ABOUT ME

-

Today
-
Yesterday
-
Total
-
  • [Ansys Siwave] 임의의 Footprint 설정 방법
    Signal Integrity Power Integrity 2023. 10. 8. 01:28

     
     
    Ansys Siwave를 사용하다 보면 PIN Group이라는 것을 사용할 일이 꽤 자주 있다. 
    그런데 그럴 때마다 간혹 아주 불편한 경우가 있다. 
     
    바로 어떤 모종의 이유로 PIN Group 설정을 해야할 NET가 있는 Component가 깨어져 있거나,
    여러 부품으로 쪼개져 있는 경우이다. 
     
    ECAD 문제일 수도 있고, 
    애초에 회로도 작업의 편의 또는 Artwork 작업의 편의 때문에 일부러 그런 경우도 있으나,
    PCB 해석을 진행해야하는 필자의 입장에서는 여간 까다롭고 짜증나는 일이 아닐 수 없다. 
     
    그렇다고 회로도를 바꾸기도 애매하고, artwork를 수정하기도 애매하다. 
    애초에 해석을 위해 hw엔지니어에게 수정을 요청하는 것 자체가 매우 번거로운 일이다. 
     
    이러한 경우, ansys siwave에는 필요한 object를 하나로 모아 footprint 혹은 component로 만들 수 있는 기능이 있다. 
     
     
    1. 아래의 via를 임의의 부품으로 만들어 보도록 하겠다. 

     
     
    2. 가장 먼저 해야할 것은 아래의 via들을 모두 선택을 하는 것이다. 
    이럴 경우 사용하는 것이 멀티 셀렉트 기능 중 하나인
    home -> Select By Rectangle 버튼을 사용하는 것이다.

     
     
    3. Properties 창의 항목 중 Other Properties -> Edit 를 선택하자.

     
     
    4. 그러면 아래와 같은 화면이 뜨는데,
    이 중 오른쪽에 있는 항목인 Pin Info를 확인한다. 
    만약 선택한 via가 부품의 일부가 아닌 개별 비아였다면 아래의 화면과 같이 Pin Info에 어떠한 내용도 기술되어 있지 않을 것이다. 

     
     
    5. 이를 아래의 화면과 같이 입력을 한다. 
    여기서 중요한 것은 Part Name이 이미 PCB 상에 있는 어떠한 것도 겹치지 않아야하며,
    Ref. Designator 또한 PCB 상에 있는 어떠한 것과도 겹치면 안 된다는 것이다. 
    따라서 절대 겹치지 않을만한 것으로 입력을 한다. 

     
     
    6. 그러면 아래와 같이 하나의 부품화된 via가 만들어진다. 
    그리고 해당 via들은 이제 componet의 pin과 같이 동작을 하므로 Pin group 설정이 가능해진다. 

     
     
    7. 아래와 같이 가능한 것을 확인할 수 있다. 

     
     
    8. 이 기능의 장점은 이미 부품인 상태의 PAD들을 또 다시 그들만의 부품으로 쪼갤 수도 있다는 것이다. 
    방법은 위에 via로 한 것과 같이 PAD를 잡고 동일한 절차를 진행하면 가능해진다. 
    아쉬운 것은 해당 기능을 사용해본적이 필자는 단 한 번도 없었다는 것이다...

     
     
    이를 잘 활용한다면 hw 엔지니어와의 다툼을 많이 그리고 자주 줄일 수 있다.

Designed by Tistory.