Signal Integrity Power Integrity
-
[Ansys Siwave] Microstrip Line S-parameter ExtractSignal Integrity Power Integrity 2024. 1. 15. 22:50
오랜만의 글쓰기. 오늘은 Ansys Siwave에서 Microstrip line을 구성한 후 50mm, 100mm 길이 변화에 따른 S-parameter를 관찰하고자 한다. 우선 실험 환경은 각각 50mm, 100mm 길이를 가지는 Microstrip Line을 구성한 후 각 신호선 via에서 멀어지는 방향 쪽으로 1mm 떨어진 곳에 GND via를 배치한 것을 기본으로 한다. 우선 아래의 화면은 Ansys Siwave를 실행한 후의 화면이다. 아래의 화면에서 Edit Padstacks를 클릭한다면 PAD 설정을 할 수 있다. 패드 설정 방법은 아래의 화면과 같다. 우선 이름을 설정해준다. 이름을 정하는 규칙은 나름대로의 규칙을 가지고 정한다면 후에 패드 설정 변경 때 수정이 용이할 수 있다. 두번째로는..
-
[Ansys AEDT] Voltage Ripple 확인 방법Signal Integrity Power Integrity 2023. 10. 26. 00:17
앞서 PDN Simulation을 진행하는 방법에 대해서 알아봤었다. https://rydberg.tistory.com/entry/Ansys-Siwave-PDN-Simulation-%EB%B0%A9%EB%B2%95 [Ansys Siwave] PDN Simulation 방법 모든 시뮬레이션이 마찬가지겠지만 PDN 또한 시뮬레이션의 시작은 PDN과 관련된 parameter를 정확히 입력하는 것에서 시작을 한다. PCB Design file을 siwave로 import 후 가장 먼저 진행해야 하는 것은 Layer rydberg.tistory.com PI에는 여러 가지 항목이 있다. PDN이 주파수 sweep에 따른 impedance 분석이라면, 이번에는 주파수 도메인이 아닌 시간 도메인에 따른 V ripple..
-
[Ansys Siwave] PDN Simulation 방법Signal Integrity Power Integrity 2023. 10. 14. 17:32
모든 시뮬레이션이 마찬가지겠지만 PDN 또한 시뮬레이션의 시작은 PDN과 관련된 parameter를 정확히 입력하는 것에서 시작을 한다. PCB Design file을 siwave로 import 후 가장 먼저 진행해야 하는 것은 Layer Stackup 정보를 입력하는 일이다. 아래의 화면과 같이 입력이 되어 있을 것이다. import 후에 보이는 stackup의 정보는 PCB Design tool에 따라 다르거나, import 파일의 종류에 따라 조금씩 다르다. 최근에는 PCB Desing Tool 내에 적층 정보를 입력하는 메뉴가 있기 때문에 그때에 잘 입력해 둔다면 큰 문제없이 값들이 따라올 수도 있다. 그래도 여러 가지 이유로 제대로 입력되지 않는 경우가 있으니 꼭 한 번 더 확인을 해야 한다. ..
-
[Ansys Siwave] 임의의 Footprint 설정 방법Signal Integrity Power Integrity 2023. 10. 8. 01:28
Ansys Siwave를 사용하다 보면 PIN Group이라는 것을 사용할 일이 꽤 자주 있다. 그런데 그럴 때마다 간혹 아주 불편한 경우가 있다. 바로 어떤 모종의 이유로 PIN Group 설정을 해야할 NET가 있는 Component가 깨어져 있거나, 여러 부품으로 쪼개져 있는 경우이다. ECAD 문제일 수도 있고, 애초에 회로도 작업의 편의 또는 Artwork 작업의 편의 때문에 일부러 그런 경우도 있으나, PCB 해석을 진행해야하는 필자의 입장에서는 여간 까다롭고 짜증나는 일이 아닐 수 없다. 그렇다고 회로도를 바꾸기도 애매하고, artwork를 수정하기도 애매하다. 애초에 해석을 위해 hw엔지니어에게 수정을 요청하는 것 자체가 매우 번거로운 일이다. 이러한 경우, ansys siwave에는 필요..
-
[Ansys siwave] plate hole 내벽 도금 설정 방법Signal Integrity Power Integrity 2023. 10. 8. 00:10
PCB design file 혹은 PCB artwork file을 siwave에 import를 한 후 plate hole의 내벽 도금에 대한 설정이다. 해당 설정을 무시하고 해석을 해도 큰 차이가 없을 수도 있겠으나, 되도록이면 최대한 실제의 환경과 같은 설정을 한 후 해석을 진행하는 것이 더 좋다고 생각한다. 1. 내벽 도금 설정이 필요한 via, pad를 선택할 수 있어야한다. 아래는 파일을 불러온 후의 화면이다. 2. 다수의 via, pad를 선택하기 위해서 multi select이 가능한 버튼을 동작시킨다. 내 경우 Home -> Select By Rectangle 버튼을 주로 사용한다. 3. 선택이 되었다면 아래와 같이 highlight 처리가 될 것이다. 4. 그 후 상단 메뉴의 Home ->..